EA201890995A1 20180928 Номер и дата охранного документа [PDF] EAPO2018\PDF/201890995 Полный текст описания [**] EA201890995 20151223 Регистрационный номер и дата заявки CN201510782727.4 20151116 Регистрационные номера и даты приоритетных заявок CN2015/098427 Номер международной заявки (PCT) WO2017/084146 20170526 Номер публикации международной заявки (PCT) EAA1 Код вида документа [PDF] eaa21809 Номер бюллетеня [**] ЖИДКОКРИСТАЛЛИЧЕСКИЙ ДИСПЛЕЙ И СХЕМА ДРАЙВЕРА ЗАТВОРОВ НА МАТРИЦЕ Название документа [8] G09G 3/36 Индексы МПК [CN] Ду Пэн Сведения об авторах [CN] ШЭНЬЧЖЭНЬ ЧАЙНА СТАР ОПТОЭЛЕКТРОНИКС ТЕКНОЛОДЖИ КО., ЛТД. Сведения о заявителях
 

Патентная документация ЕАПВ

 
Запрос:  ea201890995a*\id

больше ...

Термины запроса в документе

Реферат

[RU]

Схема GOA для LCD содержит множество блоков GOA, соединенных каскадно, и множество блоков GOA на сформированных ступенях. Блок GOA на n-й ступени соответствует линии развертки. Эта линия развертки содержит n-ю линию развертки, (n+1)-ю линию развертки и (n+2)-ю линию развертки. Блок GOA на n-й ступени содержит первую схему блокировки понижения напряжения, схему повышения напряжения, схему ускоряющего конденсатора, схему понижения напряжения и схему синхронизации. Данная усовершенствованная схема GOA на одной ступени соответствует выводу трех линий затворов. Таким образом сокращается количество ступеней схемы GOA. Требуется лишь 1/3 ступеней традиционной схемы GOA. Из-за уменьшения количества ступеней схеме GOA на каждой ступени придается большая гибкость. Это является полезным для конструкции с узкими рамками.


Полный текст патента

(57) Реферат / Формула:

Схема GOA для LCD содержит множество блоков GOA, соединенных каскадно, и множество блоков GOA на сформированных ступенях. Блок GOA на n-й ступени соответствует линии развертки. Эта линия развертки содержит n-ю линию развертки, (n+1)-ю линию развертки и (n+2)-ю линию развертки. Блок GOA на n-й ступени содержит первую схему блокировки понижения напряжения, схему повышения напряжения, схему ускоряющего конденсатора, схему понижения напряжения и схему синхронизации. Данная усовершенствованная схема GOA на одной ступени соответствует выводу трех линий затворов. Таким образом сокращается количество ступеней схемы GOA. Требуется лишь 1/3 ступеней традиционной схемы GOA. Из-за уменьшения количества ступеней схеме GOA на каждой ступени придается большая гибкость. Это является полезным для конструкции с узкими рамками.


(19)
Евразийское
патентное
ведомство
(21) 201890995 (13) A1
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ЕВРАЗИЙСКОЙ ЗАЯВКЕ
(43) Дата публикации заявки 2018.09.28
(22) Дата подачи заявки 2015.12.23
(51) Int. Cl. G09G 3/36 (2006.01)
(54) ЖИДКОКРИСТАЛЛИЧЕСКИЙ ДИСПЛЕЙ И СХЕМА ДРАЙВЕРА ЗАТВОРОВ НА МАТРИЦЕ
(31) 201510782727.4
(32) 2015.11.16
(33) CN
(86) PCT/CN2015/098427
(87) WO 2017/084146 2017.05.26
(71) Заявитель: ШЭНЬЧЖЭНЬ ЧАЙНА СТАР ОПТОЭЛЕКТРОНИКС ТЕКНОЛОДЖИ КО., ЛТД. (CN)
(72) Изобретатель: Ду Пэн (CN)
(74) Представитель:
Носырева Е.Л. (RU)
(57) Схема GOA для LCD содержит множество блоков GOA, соединенных каскадно, и множество блоков GOA на сформированных ступенях. Блок GOA на n-й ступени соответствует линии развертки. Эта линия развертки содержит n-ю линию развертки, (П+1)-Ю линию развертки и (П+2)-Ю линию развертки. Блок GOA на n-й ступени содержит первую схему блокировки понижения напряжения, схему повышения напряжения, схему ускоряющего конденсатора, схему понижения напряжения и схему синхронизации. Данная усовершенствованная схема GOA на одной ступени соответствует выводу трех линий затворов. Таким образом сокращается количество ступеней схемы GOA. Требуется лишь 1/3 ступеней традиционной схемы GOA. Из-за уменьшения количества ступеней схеме GOA на каждой ступени придается большая гибкость. Это является полезным для конструкции с узкими рамками.
P17347152EA
ЖИДКОКРИСТАЛЛИЧЕСКИЙ ДИСПЛЕЙ И СХЕМА ДРАЙВЕРА
ЗАТВОРОВ НА МАТРИЦЕ
ПРЕДПОСЫЛКИ ИЗОБРЕТЕНИЯ
5 1. Область техники, к которой относится изобретение
Настоящее изобретение относится к области жидкокристаллических дисплеев (LCD) и, в частности, к применению в LCD схемы драйвера затворов на матрице (GO А).
2. Описание известного уровня техники
10 Чрезвычайную популярность на рынке приобретает конструкция с узкими рамками. С другой стороны, постепенно уменьшается граница панели. Для традиционной схемы GOA высота h разводки соединений схемы GOA на каждой ступени согласуется с размером соответствующего пиксела. Поскольку популярными становятся изделия с дисплейными панелями с разрешением 4096
15 и более пикселов на дюйм, размер пиксела уменьшается. Иными словами, также уменьшается и объем свободного пространства для разводки соединений схемы GOA. Ограничение по высоте компенсируется за счет большей ширины, что является чрезвычайно неблагоприятным для конструкции с узкой рамкой.
Традиционным способом сокращения затрат является конструкция с тремя 20 затворами. Что касается конструкции с тремя затворами, количество линий развертки втрое превышает это количество для исходной конструкции, тогда как количество линий передачи данных составляет одну треть от их количества в исходной конструкции. Использование линий передачи данных значительно сокращается. Обычно микросхема истока, т.е. интегральная микросхема (1С) 25 истока, является более дорогостоящей, чем микросхема затвора, т.е. 1С затвора, и,
таким образом, достигается цель сокращения затрат. Использование конструкции с тремя затворами в сочетании со схемой GOA делает возможным использование в панели относительно небольшого количества микросхем 1С истоков и отсутствие использования микросхем 1С затворов. Таким образом, снижается 5 себестоимость панели, что делает ее конкурентоспособной на рынке.
Однако при выборе конструкции с тремя затворами места для схемы GOA на каждой ступени становится меньше, поскольку количество линий развертки втрое превышает это количество в исходной конструкции. На основании конструкции традиционной схемы ширина области GOA уменьшается, однако в 10 настоящее время это не является неблагоприятным для распространенных конструкций рамок.
Тройной затвор часто используется в дешевых панелях. Возьмем в качестве примера панель класса "Full high definition)) (FHD). Стандартная панель содержит 1080 линий затворов и 5760 линий передачи данных. Всего
15 используется 6840 сигнальных линий. Панель с тремя затворами содержит 3240 линий общих затворов и 1920 линий передачи данных. Всего используется 5160 сигнальных линий. Очевидно, панель с тремя затворами содержит меньше сигнальных линий, чем стандартная панель. Для конструкции с тремя затворами, встроенной в GO А, линии затворов не требуются. Следовательно, себестоимость
20 панелей уменьшается в наибольшей степени.
Критическим электрическим потенциалом для схемы GOA является узел Q(n) сигнала затвора. Если узел Q(n) сигнала затвора имеет высокий уровень напряжения, схема GOA продолжает выполнять размыкание и вывод. С другой стороны, если узел Q(n) сигнала затвора имеет низкий уровень напряжения, 25 схема GO А остается замкнутой. При этом сигнал затвора, выводимый схемой GO А, также имеет низкий уровень напряжения.
Обратимся к фиг. 1. На фиг. 1 показана принципиальная электрическая схема традиционной схемы 10 GOA. Схема 10 GOA содержит множество блоков 15
GOA. Множество блоков 15 GOA соединены каскадно. Блок 15 GOA на n-й ступени заряжает соответствующую линию G(n) развертки. Блок 15 GO А содержит схему 100 синхронизации, схему 200 понижения напряжения, схему 300 ускоряющего конденсатора, схему 400 повышения напряжения и схему 500 5 понижения напряжения. Базовая конструкция блока 15 GOA содержит схему 100 синхронизации, схему 200 понижения напряжения, схему 300 ускоряющего конденсатора и схему 400 повышения напряжения. Блок 15 GOA содержит четыре тонкопленочных транзистора (TFT) и конденсатор. Поскольку аморфный кремний может быть неустойчивым и ненадежным, в работе, помимо базовой 10 конструкции, также необходима схема 500 понижения напряжения. Основной функцией схемы 500 понижения напряжения является понижение уровня напряжения линии G(n) затвора, то есть обеспечение того, чтобы вывод схемы GOA и узел Q(n) сигнала затвора сохраняли низкий уровень напряжения для повышения устойчивости схемы GOA в ходе работы.
15 Обычно в традиционной конструкции используются две вспомогательные схемы понижения напряжения. Функцией этих вспомогательных схем понижения напряжения является понижение напряжения узла Q(n) сигнала затвора при замыкании схемы GOA, так чтобы узел Q(n) сигнала затвора мог сохранять низкий уровень напряжения. Это обеспечивает нормальное рабочее состояние
20 панели и повышает устойчивость ее работы. Вспомогательная схема понижения напряжения обычно содержит больше TFT-транзисторов. Эти TFT-транзисторы занимают больше места, что является неблагоприятным, поскольку рассматривается узкая рамка. Что касается двух вспомогательных схем понижения напряжения, их подробное представление представлено ниже.
25 Обратимся также к фиг. 2. Обратимся к фиг. 2 и фиг. 3. На фиг. 2 показана принципиальная электрическая схема другой традиционной схемы 20 GOA. На фиг. 3 показаны формы сигналов при применении схемы 20 GO А, показанной на фиг. 2. В сравнении с фиг. 1, схема 500 понижения напряжения содержит первую вспомогательную схему 510 понижения напряжения и вторую вспомогательную
схему 520 понижения напряжения. Первая вспомогательная схема 510 понижения напряжения и вторая вспомогательная схема 520 понижения напряжения управляются, соответственно, низкочастотным сигналом LC1 и низкочастотным сигналом LC2. Первая вспомогательная схема 510 понижения 5 напряжения и вторая вспомогательная схема 520 понижения напряжения действуют попеременно в разные промежутки времени с целью обеспечения поддержания выходного вывода схемы GOA и узла Q(n) сигнала затвора на низком уровне напряжения при замыкании линии G(n) затвора. Низкочастотный сигнал LC1 и низкочастотный сигнал LC2 являются обратными. Когда
10 низкочастотный сигнал LC1 имеет высокий уровень напряжения, для понижения напряжения линии G(n) затвора используется первая вспомогательная схема 510 понижения напряжения, тогда как вторая вспомогательная схема 520 понижения напряжения в это время имеет низкий уровень напряжения. Через несколько кадров низкочастотный сигнал LC1 приобретает низкий уровень напряжения, а
15 низкочастотный сигнал LC2 приобретает высокий уровень напряжения. Вторая вспомогательная схема 520 понижения напряжения используется для понижения напряжения линии затвора G(n). Кроме того, схема 500 понижения напряжения может иметь и другие конструкции. На фиг. 3 показано, что сигнал СК на шести ступенях, действующий совместно с низкочастотным сигналом LC1 и
20 низкочастотным сигналом LC2, переключается один раз приблизительно каждые 100 кадров, вырабатывая соответствующие сигналы линии G(n) затвора. Характерная особенность схемы, показанной на фиг. 2, заключается в том, что схема GOA на каждой ступени соответствует выводу линии G(n) затвора. Когда для панели выбрана конструкция с тремя затворами, количество линий развертки
25 становится втрое больше этого количества в исходной конструкции, тогда как высота пространства, занятого схемой GOA на каждой ступени, становится равной одной трети высоты исходной конструкции. Приходится увеличивать ширину разводки соединений. Как результат, границу панели необходимо расширить, что является неблагоприятным для распространенной конструкции с
30 узкой рамкой.
Следовательно, необходимо предложить схему GOA, применимую для LCD, в которой будет решена проблема, возникшая в традиционной технологии.
КРАТКОЕ ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Целью настоящего изобретения является предложение схемы GO А, применимой 5 для LCD.
В соответствии с настоящим изобретением схема драйвера затворов на матрице (GOA) для жидкокристаллического дисплея (LCD) содержит множество блоков GOA, соединенных каскадно, и множество блоков GOA на сформированных ступенях. Блок GOA на n-й ступени соответствует по меньшей мере одной линии 10 развертки. Указанная по меньшей мере одна линия развертки содержит п-ю линию развертки, (п+1)-ю линию развертки и (п+2)-ю линию развертки. Блок GOA на n-й ступени содержит первую схему блокировки понижения напряжения, схему повышения напряжения, схему ускоряющего конденсатора, схему понижения напряжения и схему синхронизации.
15 Первая схема блокировки понижения напряжения соединена с узлом сигнала затвора. Схема повышения напряжения соединена с первой схемой блокировки понижения напряжения посредством узла сигнала затвора. Схема ускоряющего конденсатора соединена со схемой повышения напряжения посредством узла сигнала затвора. Схема понижения напряжения соединена со схемой
20 ускоряющего конденсатора посредством узла сигнала затвора. Схема синхронизации соединена со схемой ускоряющего конденсатора посредством узла сигнала затвора и принимает первый синхронизирующий сигнал.
Первая схема блокировки понижения напряжения и схема понижения напряжения соединены с источником низкого напряжения постоянного тока.
25 Схема синхронизации содержит первый транзистор, второй транзистор, третий транзистор и четвертый транзистор.
Первый транзистор содержит первый управляющий вывод, соединенный с узлом сигнала затвора, первый входной вывод, соединенный с первым синхронизирующим сигналом, и первый выходной вывод, выводящий пусковой импульс на n-й ступени. Второй транзистор содержит второй управляющий 5 вывод, соединенный с узлом сигнала затвора, второй входной вывод, соединенный с первым синхронизирующим сигналом, и второй выходной вывод, соединенный с n-й линией развертки. Третий транзистор содержит третий управляющий вывод, соединенный с узлом сигнала затвора, третий входной вывод, соединенный с первым синхронизирующим сигналом, и третий выходной 10 вывод, соединенный с (п+1)-й линией развертки. Четвертый транзистор содержит четвертый управляющий вывод, соединенный с узлом сигнала затвора, четвертый входной вывод, соединенный с первым синхронизирующим сигналом, и четвертый выходной вывод, соединенный с (п+2)-й линией развертки.
В соответствии с одним из предпочтительных вариантов осуществления схема 15 ускоряющего конденсатора содержит первый конденсатор, содержащий два вывода, соединенные, соответственно, с узлом сигнала затвора и с пусковым импульсом на n-й ступени.
В соответствии с одним из предпочтительных вариантов осуществления схема повышения напряжения содержит пятый транзистор. Пятый транзистор 20 содержит пятый управляющий вывод, принимающий пусковой импульс на (п-З)-й ступени, пятый входной вывод, соединенный с пятым управляющим выводом, и пятый выходной вывод, соединенный с узлом сигнала затвора.
В соответствии с одним из предпочтительных вариантов осуществления первая схема блокировки понижения напряжения содержит шестой транзистор, седьмой 25 транзистор, восьмой транзистор, девятый транзистор, десятый транзистор, одиннадцатый транзистор и двенадцатый транзистор.
Шестой транзистор содержит шестой управляющий вывод, принимающий пусковой импульс на (п+3)-й ступени, шестой входной вывод, соединенный с
источником низкого напряжения постоянного тока, и шестой выходной вывод, соединенный с узлом сигнала затвора. Седьмой транзистор содержит седьмой управляющий вывод, соединенный с узлом сигнала затвора, и седьмой входной вывод, соединенный с источником низкого напряжения постоянного тока. 5 Восьмой транзистор содержит восьмой управляющий вывод, соединенный с источником высокого напряжения постоянного тока, восьмой выходной вывод, соединенный с восьмым управляющим выводом, и восьмой входной вывод, соединенный с седьмым выходным выводом. Девятый транзистор содержит девятый управляющий вывод, соединенный с узлом сигнала затвора, и девятый
10 входной вывод, соединенный с источником низкого напряжения постоянного тока. Десятый транзистор содержит десятый управляющий вывод, соединенный с седьмым выходным выводом, десятый входной вывод, соединенный с девятым выходным выводом, и десятый выходной вывод, соединенный с восьмым выходным выводом. Одиннадцатый транзистор содержит одиннадцатый
15 управляющий вывод, соединенный с десятым входным выводом, одиннадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и одиннадцатый выходной вывод, соединенный с узлом сигнала затвора. Двенадцатый транзистор содержит двенадцатый управляющий вывод, соединенный с десятым входным выводом, двенадцатый входной вывод,
20 соединенный с источником низкого напряжения постоянного тока, и двенадцатый выходной вывод, соединенный с пусковым импульсом на п-й ступени.
В соответствии с одним из предпочтительных вариантов осуществления схема понижения напряжения содержит тринадцатый транзистор, четырнадцатый 25 транзистор, пятнадцатый транзистор, шестнадцатый транзистор, семнадцатый транзистор, восемнадцатый транзистор, девятнадцатый транзистор, двадцатый транзистор и двадцать первый транзистор.
Тринадцатый транзистор содержит тринадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, тринадцатый
входной вывод, соединенный с источником низкого напряжения постоянного тока, и тринадцатый выходной вывод, соединенный с n-й линией развертки. Четырнадцатый транзистор содержит четырнадцатый управляющий вывод, соединенный со вторым синхронизирующим сигналом, четырнадцатый входной 5 вывод, соединенный с источником низкого напряжения постоянного тока, и четырнадцатый выходной вывод, соединенный с n-й линией развертки. Пятнадцатый транзистор содержит пятнадцатый управляющий вывод, соединенный с четвертым синхронизирующим сигналом, пятнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и
10 пятнадцатый выходной вывод, соединенный с n-й линией развертки. Шестнадцатый транзистор содержит шестнадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, шестнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и шестнадцатый выходной вывод, соединенный с (п+1)-й
15 линией развертки. Семнадцатый транзистор содержит семнадцатый управляющий вывод, соединенный с третьим синхронизирующим сигналом, семнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и семнадцатый выходной вывод, соединенный с (п+1)-й линией развертки. Восемнадцатый транзистор содержит восемнадцатый
20 управляющий вывод, соединенный с пятым синхронизирующим сигналом, восемнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и восемнадцатый выходной вывод, соединенный с (п+1)-й линией развертки. Девятнадцатый транзистор содержит девятнадцатый управляющий вывод, соединенный с первой схемой блокировки понижения
25 напряжения, девятнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и девятнадцатый выходной вывод, соединенный с (п+2)-й линией развертки. Двадцатый транзистор содержит двадцатый управляющий вывод, соединенный с четвертым синхронизирующим сигналом, двадцатый входной вывод, соединенный с источником низкого напряжения
30 постоянного тока, и двадцатый выходной вывод, соединенный с (п+2)-й линией
развертки. Двадцать первый транзистор содержит двадцать первый управляющий вывод, соединенный с шестым синхронизирующим сигналом, двадцать первый входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать первый выходной вывод, соединенный с (п+2)-й 5 линией развертки.
В соответствии с одним из предпочтительных вариантов осуществления схема GOA дополнительно содержит вторую схему блокировки понижения напряжения. Вторая схема блокировки понижения напряжения содержит двадцать второй транзистор и двадцать третий транзистор. Двадцать второй транзистор содержит
10 двадцать второй управляющий вывод, соединенный с четвертым синхронизирующим сигналом, двадцать второй входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать второй выходной вывод, соединенный с узлом сигнала затвора. Двадцать третий транзистор содержит двадцать третий управляющий вывод, соединенный с четвертым
15 синхронизирующим сигналом, двадцать третий входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать третий выходной вывод, соединенный с пусковым импульсом на n-й ступени.
В соответствии с одним из предпочтительных вариантов осуществления период первого синхронизирующего сигнала, период второго синхронизирующего 20 сигнала и период третьего синхронизирующего сигнала являются равными, и первый синхронизирующий сигнал, второй синхронизирующий сигнал и третий синхронизирующий сигнал запускаются последовательно на основании разности в 1/3 периода.
В соответствии с одним из предпочтительных вариантов осуществления 25 четвертый синхронизирующий сигнал является обратным первому синхронизирующему сигналу, пятый синхронизирующий сигнал является обратным второму синхронизирующему сигналу, и шестой синхронизирующий сигнал является обратным третьему синхронизирующему сигналу.
В соответствии с настоящим изобретением схема драйвера затворов на матрице (GOA) для жидкокристаллического дисплея (LCD) содержит: множество блоков GOA, соединенных каскадно, и множество блоков GOA на сформированных ступенях. Блок GOA на n-й ступени соответствует по меньшей мере одной линии 5 развертки. Указанная по меньшей мере одна линия развертки содержит (п+3)-ю линию развертки, (п+4)-ю линию развертки и (п+5)-ю линию развертки. Блок GOA на n-й ступени содержит первую схему блокировки понижения напряжения, схему повышения напряжения, схему ускоряющего конденсатора, схему понижения напряжения и схему синхронизации.
10 Первая схема блокировки понижения напряжения соединена с узлом сигнала затвора. Схема повышения напряжения соединена с первой схемой блокировки понижения напряжения посредством узла сигнала затвора. Схема ускоряющего конденсатора соединена со схемой повышения напряжения посредством узла сигнала затвора. Схема понижения напряжения соединена со схемой
15 ускоряющего конденсатора посредством узла сигнала затвора. Схема синхронизации соединена со схемой ускоряющего конденсатора посредством узла сигнала затвора и принимает первый синхронизирующий сигнал.
Первая схема блокировки понижения напряжения и схема понижения напряжения соединены с источником низкого напряжения постоянного тока.
20 Схема синхронизации содержит первый транзистор, второй транзистор, третий транзистор и четвертый транзистор.
Первый транзистор содержит первый управляющий вывод, соединенный с узлом сигнала затвора, первый входной вывод, соединенный с четвертым синхронизирующим сигналом, и первый выходной вывод, выводящий пусковой 25 импульс на (п+3)-й ступени. Второй транзистор содержит второй управляющий вывод, соединенный с узлом сигнала затвора, второй входной вывод, соединенный с четвертым синхронизирующим сигналом, и второй выходной вывод, соединенный с (п+4)-й линией развертки. Третий транзистор содержит
третий управляющий вывод, соединенный с узлом сигнала затвора, третий входной вывод, соединенный с четвертым синхронизирующим сигналом, и третий выходной вывод, соединенный с (п+5)-й линией развертки. Четвертый транзистор содержит четвертый управляющий вывод, соединенный с узлом 5 сигнала затвора, четвертый входной вывод, соединенный с четвертым синхронизирующим сигналом, и четвертый выходной вывод, соединенный с (п+5)-й линией развертки.
В соответствии с одним из предпочтительных вариантов осуществления схема ускоряющего конденсатора содержит первый конденсатор. Первый конденсатор 10 содержит два вывода, соединенные, соответственно, с узлом сигнала затвора и с пусковым импульсом на (п+3)-й ступени.
В соответствии с одним из предпочтительных вариантов осуществления схема повышения напряжения содержит пятый транзистор. Пятый транзистор содержит пятый управляющий вывод, принимающий пусковой импульс на п-й 15 ступени, пятый входной вывод, соединенный с пятым управляющим выводом, и пятый выходной вывод, соединенный с узлом сигнала затвора.
В соответствии с одним из предпочтительных вариантов осуществления первая схема блокировки понижения напряжения содержит шестой транзистор, седьмой транзистор, восьмой транзистор, девятый транзистор, десятый транзистор, 20 одиннадцатый транзистор и двенадцатый транзистор.
Шестой транзистор содержит шестой управляющий вывод, принимающий пусковой импульс на (п+6)-й ступени, шестой входной вывод, соединенный с источником низкого напряжения постоянного тока, и шестой выходной вывод, соединенный с узлом сигнала затвора. Седьмой транзистор содержит седьмой 25 управляющий вывод, соединенный с узлом сигнала затвора, и седьмой входной вывод, соединенный с источником низкого напряжения постоянного тока. Восьмой транзистор содержит восьмой управляющий вывод, соединенный с источником высокого напряжения постоянного тока, восьмой выходной вывод,
соединенный с восьмым управляющим выводом, и восьмой входной вывод, соединенный с седьмым выходным выводом. Девятый транзистор содержит девятый управляющий вывод, соединенный с узлом сигнала затвора, и девятый входной вывод, соединенный с источником низкого напряжения постоянного 5 тока. Десятый транзистор содержит десятый управляющий вывод, соединенный с седьмым выходным выводом, десятый входной вывод, соединенный с девятым выходным выводом, и десятый выходной вывод, соединенный с восьмым выходным выводом. Одиннадцатый транзистор содержит одиннадцатый управляющий вывод, соединенный с десятым входным выводом, одиннадцатый
10 входной вывод, соединенный с источником низкого напряжения постоянного тока, и одиннадцатый выходной вывод, соединенный с узлом сигнала затвора. Двенадцатый транзистор содержит двенадцатый управляющий вывод, соединенный с десятым входным выводом, двенадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и
15 двенадцатый выходной вывод, соединенный с пусковым импульсом на (п+3)-й ступени.
В соответствии с одним из предпочтительных вариантов осуществления схема понижения напряжения содержит тринадцатый транзистор, четырнадцатый транзистор, пятнадцатый транзистор, шестнадцатый транзистор, семнадцатый 20 транзистор, восемнадцатый транзистор, девятнадцатый транзистор, двадцатый транзистор и двадцать первый транзистор.
Тринадцатый транзистор содержит тринадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, тринадцатый входной вывод, соединенный с источником низкого напряжения постоянного 25 тока, и тринадцатый выходной вывод, соединенный с (п+3)-й линией развертки. Четырнадцатый транзистор содержит четырнадцатый управляющий вывод, соединенный с первым синхронизирующим сигналом, четырнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и четырнадцатый выходной вывод, соединенный с (п+3)-й линией развертки.
Пятнадцатый транзистор содержит пятнадцатый управляющий вывод, соединенный с третьим синхронизирующим сигналом, пятнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и пятнадцатый выходной вывод, соединенный с (п+3)-й линией развертки. 5 Шестнадцатый транзистор содержит шестнадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, шестнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и шестнадцатый выходной вывод, соединенный с (п+4)-й линией развертки. Семнадцатый транзистор содержит семнадцатый
10 управляющий вывод, соединенный со вторым синхронизирующим сигналом, семнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и семнадцатый выходной вывод, соединенный с (п+4)-й линией развертки. Восемнадцатый транзистор содержит восемнадцатый управляющий вывод, соединенный с четвертым синхронизирующим сигналом,
15 восемнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и восемнадцатый выходной вывод, соединенный с (п+4)-й линией развертки. Девятнадцатый транзистор содержит девятнадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, девятнадцатый входной вывод, соединенный с источником низкого
20 напряжения постоянного тока, и девятнадцатый выходной вывод, соединенный с (п+5)-й линией развертки. Двадцатый транзистор содержит двадцатый управляющий вывод, соединенный с третьим синхронизирующим сигналом, двадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцатый выходной вывод, соединенный с (п+5)-й линией
25 развертки. Двадцать первый транзистор содержит двадцать первый управляющий вывод, соединенный с пятым синхронизирующим сигналом, двадцать первый входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать первый выходной вывод, соединенный с (п+5)-й линией развертки.
В соответствии с одним из предпочтительных вариантов осуществления схема GOA дополнительно содержит вторую схему блокировки понижения напряжения. Вторая схема блокировки понижения напряжения содержит двадцать второй транзистор и двадцать третий транзистор. Двадцать второй транзистор содержит 5 двадцать второй управляющий вывод, соединенный с первым синхронизирующим сигналом, двадцать второй входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать второй выходной вывод, соединенный с узлом сигнала затвора. Двадцать третий транзистор содержит двадцать третий управляющий вывод, соединенный с первым 10 синхронизирующим сигналом, двадцать третий входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать третий выходной вывод, соединенный с пусковым импульсом на (п+3)-й ступени.
В соответствии с одним из предпочтительных вариантов осуществления период первого синхронизирующего сигнала, период второго синхронизирующего 15 сигнала и период третьего синхронизирующего сигнала являются равными, и первый синхронизирующий сигнал, второй синхронизирующий сигнал и третий синхронизирующий сигнал запускаются последовательно на основании разности в 1/3 периода.
В соответствии с одним из предпочтительных вариантов осуществления 20 четвертый синхронизирующий сигнал является обратным первому синхронизирующему сигналу, пятый синхронизирующий сигнал является обратным второму синхронизирующему сигналу и шестой синхронизирующий сигнал является обратным третьему синхронизирующему сигналу.
Что касается схемы GOA, содержащей три затвора, настоящее изобретение 25 предлагает усовершенствованную схему GOA. Усовершенствованная схема GOA на одной ступени соответствует выводу трех линий затворов, тогда как традиционная схема GOA на одной ступени соответствует выводу одной линии затвора. Таким образом сокращается количество ступеней схемы GOA.
Требуется лишь 1/3 ступеней традиционной схемы GOA. По причине количественного уменьшения схемы GOA схеме GOA на каждой ступени придается большая гибкость конструкции. Это является полезным для конструкции с узкими рамками.
5 КРАТКОЕ ОПИСАНИЕ ГРАФИЧЕСКИХ МАТЕРИАЛОВ
На фиг. 1 показана принципиальная электрическая схема традиционной схемы GOA.
На фиг. 2 показана принципиальная электрическая схема другой традиционной схемы GO А.
10 На фиг. 3 показаны формы сигналов при применении схемы GO А, показанной на фиг. 2.
На фиг. 4 показана принципиальная электрическая схема данной схемы GOA в соответствии с первым предпочтительным вариантом осуществления настоящего изобретения.
15 На фиг. 5 показана принципиальная электрическая схема данной схемы GOA в соответствии со вторым предпочтительным вариантом осуществления настоящего изобретения.
На фиг. 6 показаны формы сигналов при применении схем GOA, показанных на фиг. 4 и фиг. 5.
20 На фиг. 7 показана принципиальная электрическая схема данной схемы GOA в соответствии с третьим предпочтительным вариантом осуществления настоящего изобретения.
На фиг. 8 показана принципиальная электрическая схема данной схемы GO А в соответствии с четвертым предпочтительным вариантом осуществления 25 настоящего изобретения.
ПОДРОБНОЕ ОПИСАНИЕ ПРЕДПОЧТИТЕЛЬНЫХ ВАРИАНТОВ ОСУЩЕСТВЛЕНИЯ
Выражения пространственного отношения, такие как "под", "ниже", "нижний", "над", "верхний" и тому подобные, могут быть использованы в данном 5 документе для облегчения описания, чтобы описать взаимосвязь одного элемента или признака с другим элементом (элементами) или признаком (признаками), как изображено на фигурах. Следует понимать, что выражения пространственного отношения предназначены для охватывания различных ориентаций устройства при использовании или работе в дополнение к 10 ориентации, изображенной на фигурах.
На фиг. 4 показана принципиальная электрическая схема конструкции схемы 30 GOA в соответствии с первым предпочтительным вариантом осуществления настоящего изобретения. Схема 30 GO А используется для жидкокристаллических дисплеев (LCD). Схема 30 GOA содержит множество
15 блоков 35 GOA. Это множество блоков 35 GOA соединено каскадно с образованием блоков 35 GOA на множестве ступеней. Блок 35 GOA на п-й ступени соответствует по меньшей мере одной линии развертки на одной ступени. По меньшей мере одна линия развертки содержит линию G(n) развертки на n-й ступени, линию G(n+1) развертки на (п+1)-й ступени, и линию
20 G(n+2) развертки на (п+2)-й ступени. Блок 35 GO А на n-й ступени содержит первую схему 500 блокировки понижения напряжения, схему 400 повышения напряжения, схему 300 ускоряющего конденсатора, схему 200 понижения напряжения и схему 100 синхронизации.
Первая схема 500 блокировки понижения напряжения соединена с узлом Q(n) 25 сигнала затвора. Схема 400 повышения напряжения соединена с первой схемой 500 блокировки понижения напряжения посредством узла Q(n) сигнала затвора. Схема 300 ускоряющего конденсатора соединена со схемой 400 повышения напряжения посредством узла Q(n) сигнала затвора. Схема 200 понижения
напряжения соединена со схемой 300 ускоряющего конденсатора посредством узла Q(n) сигнала затвора. Схема 100 синхронизации соединена со схемой 300 ускоряющего конденсатора посредством узла Q(n) сигнала затвора и принимает первый синхронизирующий сигнал СК1.
5 Первая схема 500 блокировки понижения напряжения и схема 200 понижения напряжения соединены с источником низкого напряжения постоянного тока.
Схема 100 синхронизации содержит первый транзистор Т11, второй транзистор Т21, третий транзистор Т22 и четвертый транзистор Т23.
Первый транзистор Т11 содержит первый управляющий вывод, первый входной
10 вывод и первый выходной вывод. Первый управляющий вывод соединен с узлом Q(n) сигнала затвора. Первый входной вывод соединен с первым синхронизирующим сигналом СК1. Первый выходной вывод выводит пусковой импульс ST(n) на n-й ступени. Второй транзистор Т21 содержит второй управляющий вывод, второй входной вывод и второй выходной вывод. Второй
15 управляющий вывод соединен с узлом Q(n) сигнала затвора. Второй входной вывод соединен с первым синхронизирующим сигналом СК1. Второй выходной вывод соединен с линией G(n) развертки на n-й ступени. Третий транзистор Т22 содержит третий управляющий вывод, третий входной вывод и третий выходной вывод. Третий управляющий вывод соединен с узлом Q(n) сигнала затвора.
20 Третий входной вывод соединен с первым синхронизирующим сигналом СК1. Третий выходной вывод соединен с линией G(n+1) развертки на (п+1)-й ступени. Четвертый транзистор Т23 содержит четвертый управляющий вывод, четвертый входной вывод и четвертый выходной вывод. Четвертый управляющий вывод соединен с узлом Q(n) сигнала затвора. Четвертый входной вывод соединен с
25 первым синхронизирующим сигналом СК1. Четвертый выходной вывод соединен с линией G(n+2) развертки на (п+2)-й ступени.
Схема 300 ускоряющего конденсатора содержит первый конденсатор Cboost. Первый конденсатор Cboost содержит два вывода. Эти выводы соединены,
соответственно, с узлом Q(n) сигнала затвора и с пусковым импульсом ST(n) на n-й ступени.
Схема 400 повышения напряжения содержит пятый транзистор Т5. Пятый транзистор Т5 содержит пятый управляющий вывод, пятый входной вывод и 5 пятый выходной вывод. Пятый управляющий вывод принимает пусковой импульс ST(n-3) на (п-З)-й ступени. Пятый входной вывод соединен с пятым управляющим выводом Пятый выходной вывод соединен с узлом Q(n) сигнала затвора.
Первая схема 500 блокировки понижения напряжения содержит шестой 10 транзистор Т6, седьмой транзистор Т7, восьмой транзистор Т8, девятый транзистор Т9, десятый транзистор Т10, одиннадцатый транзистор Т44 и двенадцатый транзистор Т41.
Шестой транзистор Т6 содержит шестой управляющий вывод, шестой входной вывод и шестой выходной вывод. Шестой управляющий вывод принимает
15 пусковой импульс ST(n+3) на (п+3)-й ступени. Шестой входной вывод соединен с источником Vss низкого напряжения постоянного тока. Шестой выходной вывод соединен с узлом Q(n) сигнала затвора. Седьмой транзистор Т7 содержит седьмой управляющий вывод, седьмой входной вывод и седьмой выходной вывод. Седьмой управляющий вывод соединен с узлом Q(n) сигнала затвора.
20 Седьмой входной вывод соединен с источником Vss низкого напряжения постоянного тока. Восьмой транзистор Т8 содержит восьмой управляющий вывод, восьмой входной вывод и восьмой выходной вывод. Восьмой управляющий вывод соединен с источником VDD высокого напряжения постоянного тока. Восьмой выходной вывод соединен с восьмым управляющим
25 выводом. Восьмой входной вывод соединен с седьмым выходным выводом. Девятый транзистор Т9 содержит девятый управляющий вывод, девятый входной вывод и девятый выходной вывод. Девятый управляющий вывод соединен с узлом Q(n) сигнала затвора. Девятый входной вывод соединен с
источником Vss низкого напряжения постоянного тока. Десятый транзистор Т10 содержит десятый управляющий вывод, десятый входной вывод и десятый выходной вывод. Десятый управляющий вывод соединен с седьмым выходным выводом. Десятый входной вывод соединен с девятым выходным выводом. 5 Десятый выходной вывод соединен с девятым выходным выводом. Одиннадцатый транзистор Т44 содержит одиннадцатый управляющий вывод, одиннадцатый входной вывод и одиннадцатый выходной вывод. Одиннадцатый управляющий вывод соединен с десятым входным выводом. Одиннадцатый входной вывод соединен с источником Vss низкого напряжения постоянного тока.
10 Одиннадцатый выходной вывод соединен с узлом Q(n) сигнала затвора. Двенадцатый транзистор Т45 содержит двенадцатый управляющий вывод, двенадцатый входной вывод и двенадцатый выходной вывод. Двенадцатый управляющий вывод соединен с десятым входным выводом. Двенадцатый входной вывод соединен с источником Vss низкого напряжения постоянного тока.
15 Двенадцатый выходной вывод выводит пусковой импульс ST(n) на n-й ступени.
Схема 200 понижения напряжения содержит тринадцатый транзистор Т41, четырнадцатый транзистор Т311, пятнадцатый транзистор Т312, шестнадцатый транзистор Т42, семнадцатый транзистор Т321, восемнадцатый транзистор Т322, девятнадцатый транзистор Т43, двадцатый транзистор Т331 и двадцать первый 20 транзистор Т332.
Тринадцатый транзистор Т41 содержит тринадцатый управляющий вывод, тринадцатый входной вывод и тринадцатый выходной вывод. Тринадцатый управляющий вывод соединен с первой схемой 500 блокировки понижения напряжения. Тринадцатый входной вывод соединен с источником Vss низкого 25 напряжения постоянного тока. Тринадцатый выходной вывод соединен с п-й линией G(n) развертки. Четырнадцатый транзистор Т311 содержит четырнадцатый управляющий вывод, четырнадцатый входной вывод и четырнадцатый выходной вывод. Четырнадцатый входной вывод соединен со вторым синхронизирующим сигналом СК2. Четырнадцатый входной вывод
соединен с источником Vss низкого напряжения постоянного тока. Четырнадцатый выходной вывод соединен с n-й линией развертки G(n). Пятнадцатый транзистор Т312 содержит пятнадцатый управляющий вывод, пятнадцатый входной вывод и пятнадцатый выходной вывод. Пятнадцатый 5 управляющий вывод соединен с четвертым синхронизирующим сигналом СК4. Пятнадцатый входной вывод соединен с источником Vss низкого напряжения постоянного тока. Пятнадцатый выходной вывод соединен с n-й линией развертки G(n). Шестнадцатый транзистор Т42 содержит шестнадцатый управляющий вывод, шестнадцатый входной вывод и шестнадцатый выходной
10 вывод. Шестнадцатый управляющий вывод соединен с первой схемой 500 блокировки понижения напряжения. Шестнадцатый входной вывод соединен с источником Vss низкого напряжения постоянного тока. Шестнадцатый выходной вывод соединен с линией G(n+1) развертки. Семнадцатый транзистор Т321 содержит семнадцатый управляющий вывод, семнадцатый входной вывод и
15 семнадцатый выходной вывод. Семнадцатый управляющий вывод соединен с третьим синхронизирующим сигналом СКЗ. Семнадцатый входной вывод соединен с источником Vss низкого напряжения постоянного тока. Семнадцатый выходной вывод соединен с линией G(n+1) развертки. Восемнадцатый транзистор Т322 содержит восемнадцатый управляющий вывод, восемнадцатый
20 входной вывод и восемнадцатый выходной вывод. Восемнадцатый управляющий вывод соединен с пятым синхронизирующим сигналом СК5. Восемнадцатый входной вывод соединен с источником Vss низкого напряжения постоянного тока. Восемнадцатый выходной вывод соединен с линией G(n+1) развертки. Девятнадцатый транзистор Т43 содержит девятнадцатый управляющий вывод,
25 девятнадцатый входной вывод и девятнадцатый выходной вывод. Девятнадцатый управляющий вывод соединен с первой схемой 500 блокировки понижения напряжения. Девятнадцатый входной вывод соединен с источником Vss низкого напряжения постоянного тока. Девятнадцатый выходной вывод соединен с линией G(n+2) развертки. Двадцатый транзистор Т331 содержит двадцатый
30 управляющий вывод, двадцатый входной вывод и двадцатый выходной вывод.
Двадцатый управляющий вывод соединен с четвертым синхронизирующим сигналом СК4. Двадцатый входной вывод соединен с источником Vss низкого напряжения постоянного тока. Двадцатый выходной вывод соединен с линией G(n+2) развертки. Двадцать первый транзистор Т332 содержит двадцать первый 5 управляющий вывод, двадцать первый входной вывод и двадцать первый выходной вывод. Двадцать первый управляющий вывод соединен с шестым синхронизирующим сигналом СК6. Двадцать первый входной вывод соединен с источником Vss низкого напряжения постоянного тока. Двадцать первый выходной вывод соединен с линией G(n+2) развертки.
10 Входной вывод первого транзистора Т11, входной вывод второго транзистора Т21, входной вывод третьего транзистора Т22 и входной вывод четвертого транзистора Т23 соединены с первым синхронизирующим сигналом СК1. Управляющий вывод (затвор) первого транзистора Т11, управляющий вывод (затвор) второго транзистора Т21, управляющий вывод (затвор) третьего
15 транзистора Т22 и управляющий вывод (затвор) четвертого транзистора Т23 соединены с узлом Q(n) сигналов затворов. Первый транзистор Т11 используется для вывода пускового импульса ST(n) на n-й ступени для схемы GOA на следующей ступени. Второй транзистор Т21, третий транзистор Т22 и четвертый транзистор Т23 соответствуют выводу трех линий G(n), G(n+1), G(n+2) затворов
20 на начальной ступени. Как и в случае n-й линии G(n) развертки, управляющий вывод (затвор) четырнадцатого транзистора ТЗ11 и управляющий вывод (затвор) пятнадцатого транзистора Т312 управляются, соответственно, вторым синхронизирующим сигналом СК2 и четвертым синхронизирующим сигналом СК4. Четырнадцатый транзистор Т311 и пятнадцатый транзистор Т312
25 используются для понижения напряжения сигнала развертки на n-й ступени G(n) в различные промежутки времени. После соединения второго транзистора Т21, третьего транзистора Т22 и четвертого транзистора Т23 с первым синхронизирующим сигналом СК1 их выводы являются одинаковыми. Импульсные сигналы затворов из трех линий G(n), G(n+1), G(n+2) затворов не
перекрываются. Поэтому напряжение выходных сигналов второго транзистора Т21, третьего транзистора Т22 и четвертого транзистора Т23 в соответствующий промежуток времени необходимо понижать. Выше было подробно описано понижение напряжения n-й линии G(n) развертки. Понижение напряжения линии 5 G(n+1) развертки выполняется семнадцатым транзистором Т321 и восемнадцатым транзистором Т322. Семнадцатый транзистор Т321 и восемнадцатый транзистор Т322 управляются третьим синхронизирующим сигналом СКЗ и пятым синхронизирующим сигналом СК5. Понижение напряжения линии G(n+2) развертки выполняется двадцатым транзистором Т331
10 и двадцать первым транзистором Т332. Двадцатый транзистор Т331 и двадцать первый транзистор Т332 управляются четвертым синхронизирующим сигналом СК4 и шестым синхронизирующим сигналом СК6. Двадцатый транзистор Т331 и двадцать первый транзистор Т332 действуют совместно со вторым транзистором Т21, третьим транзистором Т22 и четвертым транзистором Т23.
15 Этим обеспечивается то, что три линии затворов, которым соответствует схема GO А на ступени 35, выводят сигналы правильной формы. Тринадцатый транзистор Т41, шестнадцатый транзистор Т42 и девятнадцатый транзистор Т43 используются для понижения напряжений трех линий затворов. Функцией этих транзисторов является понижение напряжения выходных сигналов посредством
20 n-й линии G(n) развертки, линии G(n+1) развертки и линии G(n+2) развертки с целью обеспечения вывода низкого уровня напряжения, когда схема GOA на ступени 35 не действует, т.е. узел Q(n) сигнала затвора имеет низкий уровень напряжения. Когда схема GO А на ступени 35 выполняет вывод, т.е. когда узел Q(n) сигнала затвора имеет высокий уровень напряжения, управляющие выводы
25 (затворы) тринадцатого транзистора Т41, шестнадцатого транзистора Т42 и девятнадцатого транзистора Т43 имеют низкий уровень напряжения. Управляющие выводы замкнуты. Воздействие на вывод n-й линии G(n) развертки, линии G(n+1) развертки и линии G(n+2) развертки отсутствует. Одиннадцатый транзистор Т44 и тринадцатый транзистор Т41 также
30 используются для понижения напряжения сигналов. Когда схема GOA на
ступени 35 не выполняет вывод, пусковой импульс ST на узле Q(n) сигнала затвора сохраняет низкий уровень напряжения.
Схема 35 GO А, предложенная в настоящем варианте осуществления, может выводить сигналы из трех линий затворов, и это полезно для увеличения высоты 5 разводки, уменьшения ширины и конструирования узких рамок. В дополнение, схема 35 GO А содержит на каждой ступени двадцать один транзистор. Для сравнения традиционная схема 25 GOA, показанная на фиг. 2, содержит пятьдесят один TFT-транзистор, поскольку схеме 25 GOA на трех ступенях требуется три линии затворов. Поэтому схема 35 GOA требует намного меньше 10 места, чем традиционная схема 25 GOA.
На фиг. 5 показана принципиальная электрическая схема данной схемы 40 GOA в соответствии со вторым предпочтительным вариантом осуществления настоящего изобретения. Явным отличием второго предпочтительного варианта осуществления от первого предпочтительного варианта осуществления является 15 использование разных сигналов для соединений. Подробности являются следующими.
Пусковой импульс ST продвигается на три ступени, т.е. n-З меняется n, п меняется на n+З, и n+З меняется на п+6.
Во втором предпочтительном варианте осуществления входные выводы первого 20 транзистора Т11, второго транзистора Т21, третьего транзистора Т22 и четвертого транзистора Т23 соединены с четвертым синхронизирующим сигналом СК4. Выходной вывод второго транзистора Т21, выходной вывод третьего транзистора Т22 и выходной вывод четвертого транзистора Т23 соединены, соответственно, с линией G(n+3) развертки, линией G(n+4) развертки 25 и линией G(n+5) развертки.
Управляющий вывод четырнадцатого транзистора Т311 соединен с первым синхронизирующим сигналом СК1. Управляющий вывод пятнадцатого
транзистора T312 соединен с третьим синхронизирующим сигналом СКЗ. Выходные выводы четырнадцатого транзистора ТЗ11 и пятнадцатого транзистора ТЗ12 соединены с линией G(n+3) развертки.
Управляющий вывод семнадцатого транзистора Т321 соединен со вторым синхронизирующим сигналом СК2. Управляющий вывод восемнадцатого транзистора Т322 соединен с четвертым синхронизирующим сигналом СК4. Выходные выводы семнадцатого транзистора Т321 и восемнадцатого транзистора Т322 соединены с линией G(n+4) развертки.
Управляющий вывод двадцатого транзистора Т331 соединен с третьим синхронизирующим сигналом СКЗ. Управляющий вывод двадцать первого транзистора Т332 соединен с пятым синхронизирующим сигналом СК5. Выходные выводы двадцатого транзистора Т331 и двадцать первого транзистора Т332 соединены с линией G(n+5) развертки.
В сравнении с вышеописанным первым предпочтительным вариантом осуществления, где в действие приводятся линии развертки на нечетных ступенях, во втором предпочтительном варианте осуществления в действие приводятся линии развертки на четных ступенях. В этом заключается разница между этими двумя вариантами осуществления.
На фиг. 6 показана схема форм сигналов схемы GO А, показанной на фиг. 4 и фиг. 5. Период первого синхронизирующего сигнала СК1, период второго синхронизирующего сигнала СК2 и период третьего синхронизирующего сигнала СКЗ являются одинаковыми. Кроме того, первый синхронизирующий сигнал СК1, второй синхронизирующий сигнал СК2 и третий синхронизирующий сигнал СКЗ включаются последовательно на основании разности в 1/3 периода. Четвертый синхронизирующий сигнал СК4, пятый синхронизирующий сигнал СК5 и шестой синхронизирующий сигнал СК6 представляют собой сигналы, обратные, соответственно, первому синхронизирующему сигналу СК1, второму синхронизирующему сигналу СК2 и
третьему синхронизирующему сигналу СКЗ. Таким образом, получаются сигналы для последовательного включения линий развертки (от n-й ступени до (п+5)-й ступени).
На фиг. 7 показана принципиальная электрическая схема конструкции схемы 50 5 GOA в соответствии с третьим предпочтительным вариантом осуществления настоящего изобретения. В сравнении с первым предпочтительным вариантом осуществления, в третий предпочтительный вариант осуществления добавлена вторая схема блокировки понижения напряжения, содержащая двадцать второй транзистор Т91 и двадцать третий транзистор Т92. В этом заключается разница 10 между этими двумя вариантами осуществления.
Двадцать второй транзистор Т91 содержит двадцать второй управляющий вывод, двадцать второй входной вывод и двадцать второй выходной вывод. Двадцать второй управляющий вывод соединен с четвертым синхронизирующим сигналом СК4. Двадцать второй входной вывод соединен с источником Vss низкого
15 напряжения постоянного тока. Двадцать второй выходной вывод соединен с узлом Q(n) сигнала затвора. Двадцать третий транзистор Т92 содержит двадцать третий управляющий вывод, двадцать третий входной вывод и двадцать третий выходной вывод. Двадцать третий управляющий вывод соединен с четвертым синхронизирующим сигналом СК4. Двадцать третий входной вывод соединен с
20 источником Vss низкого напряжения постоянного тока. Двадцать третий выходной вывод выводит пусковой импульс ST(n) на n-й ступени.
Схема 55 GO А на каждой ступени вводит две пары схем (500, 600) блокировки понижения напряжения. Напряжение пар схем (500, 600) блокировки понижения напряжения понижается в различные промежутки времени. Таким образом, от 25 транзисторов в парах схем (500, 600) блокировки понижения напряжения не требуется выдерживать долговременную нагрузку. В любом случае, электрический дрейф, который может являться результатом неэффективности схемы 55 GO А, не возникает. Соответственно, значительно повышается
устойчивость работы LCD-панели.
Когда схема 55 GO А выполняет вывод, т.е. узел Q(n) сигнала затвора имеет высокий уровень напряжения, две пары схем (500, 600) блокировки понижения напряжения не действуют, что обеспечивает вывод сигналов правильной формы посредством соответствующих линий затворов. Когда схема 55 GOA не выполняет вывод, т.е. узел Q(n) сигнала затвора имеет низкий уровень напряжения, две пары схем (500, 600) блокировки понижения напряжения понижают напряжение попеременно. Когда первый синхронизирующий сигнал СК1 имеет высокий уровень напряжения, а четвертый синхронизирующий сигнал СК4 имеет низкий уровень напряжения, первый синхронизирующий сигнал СК1 соединен с n-й линией G(n) развертки, линией G(n+1) развертки и линией G(n+2) развертки, соответственно, посредством второго транзистора Т21, третьего транзистора Т22 и четвертого транзистора Т23. Напряжение n-й линии G(n) развертки, линии G(n+1) развертки и линии G(n+2) развертки понижается с целью повышения устойчивости работы схемы GOA. При этом напряжение узла Q(n) сигнала затвора и пускового импульса ST также необходимо понизить. Этот режим работы аналогичен режиму работы схемы GOA в первом предпочтительном варианте осуществления. Когда первый синхронизирующий сигнал СК1 имеет низкий уровень напряжения, а четвертый синхронизирующий сигнал СК4 имеет высокий уровень напряжения, двадцать второй транзистор Т91 и двадцать третий транзистор Т92 принудительно включаются. Напряжение узла Q(n) сигнала затвора и пускового импульса ST необходимо понизить. В то же время, первый синхронизирующий сигнал СК1 имеет низкий уровень напряжения, и, таким образом, соответствующая n-я линия G(n) развертки, соответствующая линия G(n+1) развертки на (п+1)-й ступени и соответствующая линия G(n+2) развертки на (п+2)-й ступени также имеют низкий уровень напряжения, даже при утечке электричества во втором транзисторе Т21, третьем транзисторе Т22 и четвертом транзисторе Т23. Воздействие на вывод n-й линии G(n) развертки, линии G(n+1) развертки и линии G(n+2) развертки отсутствует.
Таким образом, понижение напряжения n-й линии G(n) развертки, линии G(n+1) развертки и линии G(n+2) развертки не требуется.
На фиг. 8 показана принципиальная электрическая схема конструкции схемы 60 GOA в соответствии с четвертым предпочтительным вариантом осуществления 5 настоящего изобретения. Явным отличием четвертого предпочтительного варианта осуществления от третьего предпочтительного варианта осуществления является использование разных сигналов для соединений. Подробности являются следующими.
Пусковой импульс ST продвигается на три ступени, т.е. n-З меняется n, п 10 меняется на n+З, и n+З меняется на п+6.
В четвертом предпочтительном варианте осуществления входные выводы первого транзистора Т11, второго транзистора Т21, третьего транзистора Т22 и четвертого транзистора Т23 соединены с четвертым синхронизирующим сигналом СК4. Выходной вывод второго транзистора Т21, выходной вывод 15 третьего транзистора Т22 и выходной вывод четвертого транзистора Т23 соединены, соответственно, с линией G(n+3) развертки, линией G(n+4) развертки и линией G(n+5) развертки.
Управляющий вывод четырнадцатого транзистора Т311 соединен с первым синхронизирующим сигналом СК1. Управляющий вывод пятнадцатого 20 транзистора Т312 соединен с третьим синхронизирующим сигналом СКЗ. Выходные выводы четырнадцатого транзистора ТЗ 11 и пятнадцатого транзистора ТЗ 12 соединены с линией G(n+3) развертки.
Управляющий вывод семнадцатого транзистора Т321 соединен со вторым синхронизирующим сигналом СК2. Управляющий вывод восемнадцатого 25 транзистора Т322 соединен с четвертым синхронизирующим сигналом СК4. Выходные выводы семнадцатого транзистора Т321 и восемнадцатого транзистора Т322 соединены с линией G(n+4) развертки.
Управляющий вывод двадцатого транзистора Т331 соединен с третьим синхронизирующим сигналом СКЗ. Управляющий вывод двадцать первого транзистора Т332 соединен с пятым синхронизирующим сигналом СК5. Выходные выводы двадцатого транзистора Т331 и двадцать первого транзистора Т332 соединены с линией G(n+5) развертки.
Управляющие выводы двадцать второго транзистора Т91 и двадцать третьего транзистора Т92 соединены с первым синхронизирующим сигналом СК1.
В сравнении с вышеописанным третьим предпочтительным вариантом осуществления, где в действие приводятся линии развертки на нечетных ступенях, в четвертом предпочтительном варианте осуществления в действие приводятся линии развертки на четных ступенях. В этом заключается разница между этими двумя вариантами осуществления.
Несмотря на то, что настоящее изобретение было описано применительно к тому, что считается наиболее практичными и предпочтительными вариантами осуществления, следует понимать, что настоящее изобретение не ограничено описанными вариантами осуществления, но направлено на охватывание различных компоновок, выполненных без отступления от объема наиболее широкого толкования прилагаемой формулы изобретения.
Формула изобретения
1. Схема драйвера затворов на матрице (GOА) для жидкокристаллического дисплея (LCD), содержащая: множество блоков GOA, соединенных каскадно, и множество блоков GOA на сформированных ступенях, при этом блок GOA на п-й 5 ступени соответствует по меньшей мере одной линии развертки, при этом по меньшей мере одна линия развертки содержит n-ю линию развертки, (п+1)-ю линию развертки и (п+2)-ю линию развертки, при этом блок GOA на n-й ступени содержит:
первую схему блокировки понижения напряжения, соединенную с узлом сигнала 10 затвора;
схему повышения напряжения, соединенную с первой схемой блокировки понижения напряжения посредством узла сигнала затвора;
схему ускоряющего конденсатора, соединенную со схемой повышения напряжения посредством узла сигнала затвора;
15 схему понижения напряжения, соединенную со схемой ускоряющего конденсатора посредством узла сигнала затвора; и
схему синхронизации, соединенную со схемой ускоряющего конденсатора посредством узла сигнала затвора и принимающую первый синхронизирующий сигнал;
20 при этом первая схема блокировки понижения напряжения и схема понижения напряжения соединены с источником низкого напряжения постоянного тока;
схема синхронизации содержит:
первый транзистор, содержащий первый управляющий вывод, соединенный с узлом сигнала затвора, первый входной вывод, соединенный с первым 25 синхронизирующим сигналом, и первый выходной вывод, выводящий пусковой
импульс на n-й ступени;
второй транзистор, содержащий второй управляющий вывод, соединенный с узлом сигнала затвора, второй входной вывод, соединенный с первым синхронизирующим сигналом, и второй выходной вывод, соединенный с п-й 5 линией развертки;
третий транзистор, содержащий третий управляющий вывод, соединенный с узлом сигнала затвора, третий входной вывод, соединенный с первым синхронизирующим сигналом, и третий выходной вывод, соединенный с (п+1)-й линией развертки; и
10 четвертый транзистор, содержащий четвертый управляющий вывод, соединенный с узлом сигнала затвора, четвертый входной вывод, соединенный с первым синхронизирующим сигналом, и четвертый выходной вывод, соединенный с (п+2)-й линией развертки;
при этом схема понижения напряжения содержит:
15 тринадцатый транзистор, содержащий тринадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, тринадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и тринадцатый выходной вывод, соединенный с n-й линией развертки;
четырнадцатый транзистор, содержащий четырнадцатый управляющий вывод, 20 соединенный со вторым синхронизирующим сигналом, четырнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и четырнадцатый выходной вывод, соединенный с n-й линией развертки;
пятнадцатый транзистор, содержащий пятнадцатый управляющий вывод, соединенный с четвертым синхронизирующим сигналом, пятнадцатый входной 25 вывод, соединенный с источником низкого напряжения постоянного тока, и пятнадцатый выходной вывод, соединенный с n-й линией развертки;
шестнадцатый транзистор, содержащий шестнадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, шестнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и шестнадцатый выходной вывод, соединенный с (п+1)-й 5 линией развертки;
семнадцатый транзистор, содержащий семнадцатый управляющий вывод, соединенный с третьим синхронизирующим сигналом, семнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и семнадцатый выходной вывод, соединенный с (п+1)-й линией развертки;
10 восемнадцатый транзистор, содержащий восемнадцатый управляющий вывод, соединенный с пятым синхронизирующим сигналом, восемнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и восемнадцатый выходной вывод, соединенный с (п+1)-й линией развертки;
девятнадцатый транзистор, содержащий девятнадцатый управляющий вывод, 15 соединенный с первой схемой блокировки понижения напряжения, девятнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и девятнадцатый выходной вывод, соединенный с (п+2)-й линией развертки;
двадцатый транзистор, содержащий двадцатый управляющий вывод, 20 соединенный с четвертым синхронизирующим сигналом, двадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцатый выходной вывод, соединенный с (п+2)-й линией развертки;
двадцать первый транзистор, содержащий двадцать первый управляющий вывод, соединенный с шестым синхронизирующим сигналом, двадцать первый входной 25 вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать первый выходной вывод, соединенный с (п+2)-й линией развертки; и
при этом период первого синхронизирующего сигнала, период второго
синхронизирующего сигнала и период третьего синхронизирующего сигнала являются равными, и первый синхронизирующий сигнал, второй синхронизирующий сигнал и третий синхронизирующий сигнал запускаются последовательно на основании разности в 1/3 периода; четвертый 5 синхронизирующий сигнал является обратным первому синхронизирующему сигналу, пятый синхронизирующий сигнал является обратным второму синхронизирующему сигналу и шестой синхронизирующий сигнал является обратным третьему синхронизирующему сигналу.
2. Схема драйвера затворов на матрице (GOA) для жидкокристаллического 10 дисплея (LCD), содержащая: множество блоков GOA, соединенных каскадно, и множество блоков GOA на сформированных ступенях, при этом блок GOA на п-й ступени соответствует по меньшей мере одной линии развертки, при этом по меньшей мере одна линия развертки содержит n-ю линию развертки, (п+1)-ю линию развертки и (п+2)-ю линию развертки, при этом блок GOA на n-й ступени 15 содержит:
первую схему блокировки понижения напряжения, соединенную с узлом сигнала затвора;
схему повышения напряжения, соединенную с первой схемой блокировки понижения напряжения посредством узла сигнала затвора;
20 схему ускоряющего конденсатора, соединенную со схемой повышения напряжения посредством узла сигнала затвора;
схему понижения напряжения, соединенную со схемой ускоряющего конденсатора посредством узла сигнала затвора; и
схему синхронизации, соединенную со схемой ускоряющего конденсатора 25 посредством узла сигнала затвора и принимающую первый синхронизирующий сигнал;
при этом первая схема блокировки понижения напряжения и схема понижения напряжения соединены с источником низкого напряжения постоянного тока;
схема синхронизации содержит:
первый транзистор, содержащий первый управляющий вывод, соединенный с 5 узлом сигнала затвора, первый входной вывод, соединенный с первым синхронизирующим сигналом, и первый выходной вывод, выводящий пусковой импульс на n-й ступени;
второй транзистор, содержащий второй управляющий вывод, соединенный с узлом сигнала затвора, второй входной вывод, соединенный с первым 10 синхронизирующим сигналом, и второй выходной вывод, соединенный с п-й линией развертки;
третий транзистор, содержащий третий управляющий вывод, соединенный с узлом сигнала затвора, третий входной вывод, соединенный с первым синхронизирующим сигналом, и третий выходной вывод, соединенный с (п+1)-й 15 линией развертки; и
четвертый транзистор, содержащий четвертый управляющий вывод, соединенный с узлом сигнала затвора, четвертый входной вывод, соединенный с первым синхронизирующим сигналом, и четвертый выходной вывод, соединенный с (п+2)-й линией развертки.
20 3. Схема GOA по п. 2, отличающаяся тем, что схема ускоряющего конденсатора содержит первый конденсатор, содержащий два вывода, соединенные, соответственно, с узлом сигнала затвора и с пусковым импульсом на n-й ступени.
4. Схема GO А по п. 2, отличающаяся тем, что схема повышения напряжения содержит пятый транзистор, содержащий пятый управляющий вывод, 25 принимающий пусковой импульс на (п-З)-й ступени, пятый входной вывод, соединенный с пятым управляющим выводом, и пятый выходной вывод,
соединенный с узлом сигнала затвора.
5. Схема GOA по п. 2, отличающаяся тем, что первая схема блокировки понижения напряжения содержит:
шестой транзистор, содержащий шестой управляющий вывод, принимающий 5 пусковой импульс на (п+3)-й ступени, шестой входной вывод, соединенный с источником низкого напряжения постоянного тока, и шестой выходной вывод, соединенный с узлом сигнала затвора;
седьмой транзистор, содержащий седьмой управляющий вывод, соединенный с узлом сигнала затвора, и седьмой входной вывод, соединенный с источником 10 низкого напряжения постоянного тока;
восьмой транзистор, содержащий восьмой управляющий вывод, соединенный с источником высокого напряжения постоянного тока, восьмой выходной вывод, соединенный с восьмым управляющим выводом, и восьмой входной вывод, соединенный с седьмым выходным выводом;
15 девятый транзистор, содержащий девятый управляющий вывод, соединенный с узлом сигнала затвора, и девятый входной вывод, соединенный с источником низкого напряжения постоянного тока;
десятый транзистор, содержащий десятый управляющий вывод, соединенный с седьмым выходным выводом, десятый входной вывод, соединенный с девятым 20 выходным выводом, и десятый выходной вывод, соединенный с восьмым выходным выводом;
одиннадцатый транзистор, содержащий одиннадцатый управляющий вывод, соединенный с десятым входным выводом, одиннадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и 25 одиннадцатый выходной вывод, соединенный с узлом сигнала затвора;
двенадцатый транзистор, содержащий двенадцатый управляющий вывод, соединенный с десятым входным выводом, двенадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и двенадцатый выходной вывод, соединенный с пусковым импульсом на п-й 5 ступени.
6. Схема GO А по п. 2, отличающаяся тем, что схема понижения напряжения содержит:
тринадцатый транзистор, содержащий тринадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, тринадцатый 10 входной вывод, соединенный с источником низкого напряжения постоянного тока, и тринадцатый выходной вывод, соединенный с n-й линией развертки;
четырнадцатый транзистор, содержащий четырнадцатый управляющий вывод, соединенный со вторым синхронизирующим сигналом, четырнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и 15 четырнадцатый выходной вывод, соединенный с n-й линией развертки;
пятнадцатый транзистор, содержащий пятнадцатый управляющий вывод, соединенный с четвертым синхронизирующим сигналом, пятнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и пятнадцатый выходной вывод, соединенный с n-й линией развертки;
20 шестнадцатый транзистор, содержащий шестнадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, шестнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и шестнадцатый выходной вывод, соединенный с (п+1)-й линией развертки;
25 семнадцатый транзистор, содержащий семнадцатый управляющий вывод, соединенный с третьим синхронизирующим сигналом, семнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и
семнадцатый выходной вывод, соединенный с (п+1)-й линией развертки;
восемнадцатый транзистор, содержащий восемнадцатый управляющий вывод, соединенный с пятым синхронизирующим сигналом, восемнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и 5 восемнадцатый выходной вывод, соединенный с (п+1)-й линией развертки;
девятнадцатый транзистор, содержащий девятнадцатый управляющий вывод, соединенный с первой схемой блокировки понижения напряжения, девятнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и девятнадцатый выходной вывод, соединенный с (п+2)-й 10 линией развертки;
двадцатый транзистор, содержащий двадцатый управляющий вывод, соединенный с четвертым синхронизирующим сигналом, двадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцатый выходной вывод, соединенный с (п+2)-й линией развертки;
15 двадцать первый транзистор, содержащий двадцать первый управляющий вывод, соединенный с шестым синхронизирующим сигналом, двадцать первый входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать первый выходной вывод, соединенный с (п+2)-й линией развертки.
7. Схема GO А по п. 2, отличающаяся тем, что схема GO А дополнительно 20 содержит вторую схему блокировки понижения напряжения, содержащую:
двадцать второй транзистор, содержащий двадцать второй управляющий вывод, соединенный с четвертым синхронизирующим сигналом, двадцать второй входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать второй выходной вывод, соединенный с узлом сигнала затвора;
25 двадцать третий транзистор, содержащий двадцать третий управляющий вывод, соединенный с четвертым синхронизирующим сигналом, двадцать третий
входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать третий выходной вывод, соединенный с пусковым импульсом на n-й ступени.
8. Схема GO А по п. 6, отличающаяся тем, что период первого 5 синхронизирующего сигнала, период второго синхронизирующего сигнала и период третьего синхронизирующего сигнала являются равными, и первый синхронизирующий сигнал, второй синхронизирующий сигнал и третий синхронизирующий сигнал запускаются последовательно на основании разности в 1/3 периода.
10 9. Схема GO А по п. 6, отличающаяся тем, что четвертый синхронизирующий сигнал является обратным первому синхронизирующему сигналу, пятый синхронизирующий сигнал является обратным второму синхронизирующему сигналу, и шестой синхронизирующий сигнал является обратным третьему синхронизирующему сигналу.
15 10. Схема драйвера затворов на матрице (GOA) для жидкокристаллического дисплея (LCD), содержащая: множество блоков GOA, соединенных каскадно, и множество блоков GOA на сформированных ступенях, при этом блок GOA на п-й ступени соответствует по меньшей мере одной линии развертки, при этом по меньшей мере одна линия развертки содержит (п+3)-ю линию развертки, (п+4)-ю
20 линию развертки и (п+5)-ю линию развертки, при этом блок GOA на n-й ступени содержит:
первую схему блокировки понижения напряжения, соединенную с узлом сигнала затвора;
схему повышения напряжения, соединенную с первой схемой блокировки 25 понижения напряжения посредством узла сигнала затвора;
схему ускоряющего конденсатора, соединенную со схемой повышения напряжения посредством узла сигнала затвора;
схему понижения напряжения, соединенную со схемой ускоряющего
конденсатора посредством узла сигнала затвора; и
схему синхронизации, соединенную со схемой ускоряющего конденсатора посредством узла сигнала затвора и принимающую четвертый 5 синхронизирующий сигнал;
при этом первая схема блокировки понижения напряжения и схема понижения напряжения соединены с источником низкого напряжения постоянного тока;
схема синхронизации содержит:
первый транзистор, содержащий первый управляющий вывод, соединенный с 10 узлом сигнала затвора, первый входной вывод, соединенный с четвертым синхронизирующим сигналом, и первый выходной вывод, выводящий пусковой импульс на (п+3)-й ступени;
второй транзистор, содержащий второй управляющий вывод, соединенный с узлом сигнала затвора, второй входной вывод, соединенный с четвертым 15 синхронизирующим сигналом, и второй выходной вывод, соединенный с (п+4)-й линией развертки;
третий транзистор, содержащий третий управляющий вывод, соединенный с узлом сигнала затвора, третий входной вывод, соединенный с четвертым синхронизирующим сигналом, и третий выходной вывод, соединенный с (п+5)-й 20 линией развертки; и
четвертый транзистор, содержащий четвертый управляющий вывод, соединенный с узлом сигнала затвора, четвертый входной вывод, соединенный с четвертым синхронизирующим сигналом, и четвертый выходной вывод, соединенный с (п+5)-й линией развертки.
25 11. Схема GO А по п. 10, отличающаяся тем, что схема ускоряющего
конденсатора содержит первый конденсатор, содержащий два вывода, соединенные, соответственно, с узлом сигнала затвора и с пусковым импульсом на (п+3)-й ступени.
12. Схема GOA по п. 10, отличающаяся тем, что схема повышения напряжения
5 содержит пятый транзистор, содержащий пятый управляющий вывод,
принимающий пусковой импульс на n-й ступени, пятый входной вывод, соединенный с пятым управляющим выводом, и пятый выходной вывод, соединенный с узлом сигнала затвора.
13. Схема GOA по п. 10, отличающаяся тем, что первая схема блокировки
10 понижения напряжения содержит:
шестой транзистор, содержащий шестой управляющий вывод, принимающий пусковой импульс на (п+6)-й ступени, шестой входной вывод, соединенный с источником низкого напряжения постоянного тока, и шестой выходной вывод, соединенный с узлом сигнала затвора;
15 седьмой транзистор, содержащий седьмой управляющий вывод, соединенный с узлом сигнала затвора, и седьмой входной вывод, соединенный с источником низкого напряжения постоянного тока;
восьмой транзистор, содержащий восьмой управляющий вывод, соединенный с источником высокого напряжения постоянного тока, восьмой выходной вывод, 20 соединенный с восьмым управляющим выводом, и восьмой входной вывод, соединенный с седьмым выходным выводом;
девятый транзистор, содержащий девятый управляющий вывод, соединенный с узлом сигнала затвора, и девятый входной вывод, соединенный с источником низкого напряжения постоянного тока;
25 десятый транзистор, содержащий десятый управляющий вывод, соединенный с седьмым выходным выводом, десятый входной вывод, соединенный с девятым
выходным выводом, и десятый выходной вывод, соединенный с восьмым выходным выводом;
одиннадцатый транзистор, содержащий одиннадцатый управляющий вывод, соединенный с десятым входным выводом, одиннадцатый входной вывод, 5 соединенный с источником низкого напряжения постоянного тока, и одиннадцатый выходной вывод, соединенный с узлом сигнала затвора;
двенадцатый транзистор, содержащий двенадцатый управляющий вывод, соединенный с десятым входным выводом, двенадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и 10 двенадцатый выходной вывод, соединенный с пусковым импульсом на (п+3)-й ступени.
14. Схема GOA по п. 10, отличающаяся тем, что схема понижения напряжения содержит:
тринадцатый транзистор, содержащий тринадцатый управляющий вывод, 15 соединенный с первой схемой блокировки понижения напряжения, тринадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и тринадцатый выходной вывод, соединенный с (п+3)-й линией развертки;
четырнадцатый транзистор, содержащий четырнадцатый управляющий вывод, соединенный с первым синхронизирующим сигналом, четырнадцатый входной 20 вывод, соединенный с источником низкого напряжения постоянного тока, и четырнадцатый выходной вывод, соединенный с (п+3)-й линией развертки;
пятнадцатый транзистор, содержащий пятнадцатый управляющий вывод, соединенный с третьим синхронизирующим сигналом, пятнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и 25 пятнадцатый выходной вывод, соединенный с (п+3)-й линией развертки;
шестнадцатый транзистор, содержащий шестнадцатый управляющий вывод,
соединенный с первой схемой блокировки понижения напряжения, шестнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и шестнадцатый выходной вывод, соединенный с (п+4)-й линией развертки;
5 семнадцатый транзистор, содержащий семнадцатый управляющий вывод, соединенный со вторым синхронизирующим сигналом, семнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и семнадцатый выходной вывод, соединенный с (п+4)-й линией развертки;
восемнадцатый транзистор, содержащий восемнадцатый управляющий вывод, 10 соединенный с четвертым синхронизирующим сигналом, восемнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и восемнадцатый выходной вывод, соединенный с (п+4)-й линией развертки;
девятнадцатый транзистор, содержащий девятнадцатый управляющий вывод, 15 соединенный с первой схемой блокировки понижения напряжения, девятнадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и девятнадцатый выходной вывод, соединенный с (п+5)-й линией развертки;
двадцатый транзистор, содержащий двадцатый управляющий вывод, 20 соединенный с третьим синхронизирующим сигналом, двадцатый входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцатый выходной вывод, соединенный с (п+5)-й линией развертки;
двадцать первый транзистор, содержащий двадцать первый управляющий вывод, соединенный с пятым синхронизирующим сигналом, двадцать первый входной 25 вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать первый выходной вывод, соединенный с (п+5)-й линией развертки.
15. Схема GO А по п. 10, отличающаяся тем, что схема GO А дополнительно
содержит вторую схему блокировки понижения напряжения, содержащую:
двадцать второй транзистор, содержащий двадцать второй управляющий вывод, соединенный с первым синхронизирующим сигналом, двадцать второй входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать второй выходной вывод, соединенный с узлом сигнала затвора;
двадцать третий транзистор, содержащий двадцать третий управляющий вывод, соединенный с первым синхронизирующим сигналом, двадцать третий входной вывод, соединенный с источником низкого напряжения постоянного тока, и двадцать третий выходной вывод, соединенный с пусковым импульсом на (п+3)-й ступени.
16. Схема GOA по п. 14, отличающаяся тем, что период первого
синхронизирующего сигнала, период второго синхронизирующего сигнала и
период третьего синхронизирующего сигнала являются равными, и первый
синхронизирующий сигнал, второй синхронизирующий сигнал и третий
синхронизирующий сигнал запускаются последовательно на основании разности
в 1/3 периода.
17. Схема GO А по п. 14, отличающаяся тем, что четвертый синхронизирующий
сигнал является обратным первому синхронизирующему сигналу, пятый
синхронизирующий сигнал является обратным второму синхронизирующему
сигналу, и шестой синхронизирующий сигнал является обратным третьему
синхронизирующему сигналу.
3/8
CKl
CK2 СКЗ
CK4 CK5
CK6
G(n) G(n+1)
G(n+2)
G(n+3) G(n+4)
G(n+5)
LCI LC2 ~ 100 рамок
Фиг. 3 (Известный уровень техники)
6/8
CKl CK2
СКЗ
CK4 CK5
CK6 1_
G(n) J
G G(n+2) "
G(n+3)
G(n+4)
G(n+5)
Фиг. 6
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146 PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427
WO 2017/084146
PCT/CN2015/098427